Vitajte na [www.pocitac.win] Pripojiť k domovskej stránke Obľúbené stránky
Invertor CMOS:
- PMOS na NMOS: Ak nahradíte tranzistor PMOS v invertore CMOS tranzistorom NMOS, výstupná logika bude invertovaná. Tranzistor NMOS sa zapne, keď je vstup LOW, pričom výstup potiahne HIGH, a vypne sa, keď je vstup HIGH, pričom výstup zostane LOW. Tým sa vytvorí funkcia brány NOT.
- NMOS na PMOS: Naopak, ak nahradíte NMOS tranzistor v CMOS invertore tranzistorom PMOS, výstupná logika bude stále invertovaná, ale vzťah medzi vstupom a výstupom bude prehodený. Tranzistor PMOS sa zapne, keď je vstup VYSOKÝ, pričom výstup stiahne LOW a vypne sa, keď bude vstup LOW, pričom výstup zostane VYSOKÝ. Tým sa vytvorí aj funkcia brány NOT.
Brána CMOS NAND:
- PMOS na NMOS: Výmena tranzistorov PMOS v bráne CMOS NAND za tranzistory NMOS povedie k bráne NOR. Keď sú oba vstupy NÍZKE, obidva tranzistory NMOS budú ZAPNUTÉ, čím sa zabezpečí cesta s nízkym odporom k zemi, a výstup bude VYSOKÝ. Keď je ktorýkoľvek vstup VYSOKÝ, aspoň jeden z tranzistorov NMOS bude vypnutý, čo vedie k ceste s vysokým odporom k zemi a výstup bude NÍZKY.
- NMOS na PMOS: Na druhej strane, ak nahradíte tranzistory NMOS v hradle CMOS NAND tranzistormi PMOS, stále to bude hradlo NAND, ale vzťah medzi vstupom a výstupom bude obrátený. Keď sú oba vstupy VYSOKÉ, oba tranzistory PMOS budú vypnuté, čím sa preruší cesta s vysokým odporom k VDD a výstup bude NÍZKY. Keď je ktorýkoľvek vstup NÍZKY, aspoň jeden z tranzistorov PMOS bude ZAPNUTÝ, čím sa vytvorí cesta s nízkym odporom k VDD a výstup bude VYSOKÝ.
CMOS ANI Brána:
- PMOS na NMOS: Výmena tranzistorov PMOS v bráne CMOS NOR tranzistormi NMOS povedie k bráne NAND. Keď sú oba vstupy VYSOKÉ, oba tranzistory NMOS budú ZAPNUTÉ, čím sa preruší cesta s nízkym odporom k zemi a výstup bude NÍZKY. Keď je niektorý vstup NÍZKY, aspoň jeden z tranzistorov NMOS bude vypnutý, čím sa vytvorí cesta s nízkym odporom k zemi a výstup bude VYSOKÝ.
- NMOS na PMOS: Podobne, ak nahradíte tranzistory NMOS v bráne CMOS NOR tranzistormi PMOS, stále to bude hradlo NOR, ale s obráteným vstupno-výstupným vzťahom. Keď sú oba vstupy NÍZKE, obidva tranzistory PMOS budú ZAPNUTÉ, čím sa zabezpečí cesta s nízkym odporom k VDD, a výstup bude VYSOKÝ. Keď je ktorýkoľvek vstup VYSOKÝ, aspoň jeden z tranzistorov PMOS bude vypnutý, čo vedie k vysokoodporovej ceste k VDD a výstup bude NÍZKY.
Stručne povedané, zmena PMOS na NMOS alebo naopak v bránach CMOS mení logický vzťah medzi vstupom a výstupom brány. Môže invertovať výstup, transformovať typ brány (napr. NAND na NOR, invertor na NOT) alebo zmeniť vstupné podmienky pre stavy výstupu HIGH/LOW. Pri navrhovaní a analýze obvodov CMOS je potrebná správna analýza a pochopenie týchto zmien.