Vitajte na [www.pocitac.win] Pripojiť k domovskej stránke Obľúbené stránky

Domáce Hardware Siete Programovanie Softvér Otázka Systémy

Ako ladenie Xilinx Spartan 3A

Spartan - 3A využíva vstavaný debugger pre kontrolu výkonnosti polia programovateľné hradlové pole , alebo FPGA . FPGA je integrovaný obvod navrhnutý tak , aby byť nakonfigurovaný zákazníka alebo projektanta v odbore . Xilinx je ChipScope produkuje kvalitný prehľad o výkone FPGA , a poskytuje hlásenia pre vývojárov a užívateľov . Dáta sú serializovať pomocou 7 - na - 1 textové bloky zaslané cez spoločné krútenej dvojlinky . Prijaté dáta sú de - serializovať , a v porovnaní so vstupné dáta pre kontrolu , že dáta boli prijaté presne . Chyby dát sú zaznamenávané , takže vývojár môže určiť akýkoľvek chybný kanál pomocou ChipScope . Veci , ktoré budete potrebovať
Spartan - 3A FPGA
Windows alebo Linux počítač
Zobraziť viac Inštrukcie Cestuj 1

Otvorte nový projekt v Spartan - 3A navigátora projektu .

2

importovať nasledujúce tri súbory do nového súboru projektu : counter.v , labkit.v a labkit.ucf . Jedná sa o základné súbory ChipScope , modul čítače , funkcia pre vytvorenie inštancie čítače , a štandardný súbor záznamu labkit , resp .
3

Spustite program ChipScope jadra generátora . Kliknite na tlačidlo " Štart " , vyberte " Programy " , zvoľte " ChipScope číslo Pre verzie " a kliknite na " ChipScope Pre jadra generátor . "
4

Vyberte typ jadra generovať . Zvoľte " ikona " z priloženého zoznamu ako typ jadra a kliknite na tlačidlo " Ďalej" .
5

Kliknite na " Začať znova " raz ICON jadro generácie je kompletný .

6

Vyberte si až 16 " Trigger a podľa nastavenia Unit , " a tiež zvoliť počet dátových Port Settings .
7

zvoľte " Verilog " z rozbaľovacej ponuke ako jazyk pre generované HDL súboru a vyberte " Xilinx XST " ako syntézu nástroj .
8

Kliknite na " Vytvoriť jadro " generovať potrebné ChipScope súbory pre ladenie .


Najnovšie články

Copyright © počítačové znalosti Všetky práva vyhradené