Vitajte na [www.pocitac.win] Pripojiť k domovskej stránke Obľúbené stránky

Domáce Hardware Siete Programovanie Softvér Otázka Systémy

Ako merať medzeru medzi FPGA & ASICS

logické Digitálne systémy môžu byť navrhnuté pre použitie na poli programovateľných hradlových polí ( FPGA ) alebo na aplikačne špecifických integrovaných obvodov ( ASIC ) . Konštruktéri systémov musí si vybrať buď medzi zariadením , s nákladmi sú dôležitým faktorom v tomto rozhodnutí . Avšak , tam sú iné faktory , ktoré hrajú do tohto rozhodovacieho procesu . Obe zariadenia majú svoje kvality meranej z hľadiska spotreby energie , rýchlosti a oblasti . Rozdiel medzi týmito kritérií je známa ako medzera medzi jednotlivými prístrojmi . Veci , ktoré budete potrebovať
digitálnej logiky návrhového softvéru , ako je napríklad Altera Kvartus II
Zobraziť ďalšie inštrukcie Cestuj 1

Vložte digitálnej logiky návrhového softvéru kliknutím na jeho ikonu . Vložte digitálny obvod , ktorý chcete realizovať buď FPGA alebo ASIC . Vo vlastnostiach projektu , vyberte FPGA zariadenie . Vytvorte projekt stlačením tlačidla " Zostaviť " na paneli nástrojov softvéru . Tento softvér prevádza svoj projekt do medziľahlé formy , ktoré možno naprogramovať na oboch FPGA alebo ASIC . Projekt zhrnutie zostavenie obsahuje veľké množstvo informácií o zostavenie , a môžu byť použité na meranie rozdielov medzi FPGA a ASIC . Akonáhle ste si vybudovali projektu bude zhrnutie projektu sa zobrazí softvérom . Uložte tento dokument a zopakujte tento krok , zmena zariadenie ASIC . Teraz máte dve správy môžete porovnať .
2

Zmerajte medzeru medzi oblasti FPGA a ASIC . Medzera je rozdiel vo veľkosti realizovaného digitálneho obvodu na FPGA a ASIC . Toto meranie je zvyčajne vyjadrený ako pomer oblasti medzi FPGA a ASIC . Táto oblasť je meranie počtu základných logických stavebných blokov , ktoré tvoria kompletnú digitálny okruh . Tieto bloky sú hlásené digitálnej logiky design softvér v rámci projektu zhrnutie zostavenie . V priemere , FPGA vyžaduje 30 krát viac priestoru ako ASIC .
3

Zmerajte medzeru medzi rýchlosťou FPGA a ASIC . To je rozdiel v kritickej ceste meškanie oboch zariadení . Kritické oneskorenie cesta je čas potrebný pre signál prejsť na najdlhšiu možnú cestu cez logických hradiel . Kritické oneskorenie cesty možno nájsť v sekcii " časovanie " projektu zhrnutie zostavenie . V priemere , FPGA je asi trikrát pomalšie ako ASIC .
4

Zmerajte medzeru medzi spotrebovanej energie FPGA a ASIC . Design softvér je možné použiť pre simuláciu spotreby energie . Napríklad , Altera Quartus II má modul s názvom PowerPlay Early Power Odhad a Power Analyzer , ktorý možno použiť na odhad spotreby energie zariadenia . V priemere , FPGA spotrebuje 12 krát toľko energie ako ASIC .

Najnovšie články

Copyright © počítačové znalosti Všetky práva vyhradené